非官方开源 Coolrunner-II 布局与布线
由 R、Andrew Zonenberg 及 3 位贡献者 编写
#548 在 硬件支持
1MB 19K SLoC
针对多个设备系列的开放源代码 FPGA/CPLD 工具链项目。
最成熟的目标是 Silego GreenPAK4。目前正在进行 Xilinx CoolRunner-II 和 Cypress PSoC5LP 的工作。
有问题?评论?遇到使用问题?加入我们的 Freenode 上的 IRC,##openfpga。
~3–11MB ~116K SLoC
build.rs